Utilice este identificador para citar o vincular a este ítem:
https://rdu.iua.edu.ar/handle/123456789/1554
Título: | Implementación en FPGA de un algoritmo basado en ML para la estimación de DOA |
Autores: | Mazzini, Lucas Horacio |
Palabras claves: | DOA Antenas Algoritmo de máxima-verosimilitud Matlab |
Fecha de publicación: | 2010 |
Publicador: | CRUC-IUA-UNDEF |
Resumen: | En este trabajo final de grado se realiza la implementación, sobre una plataforma digital basada en FPGA ("Field Programmable Gate Array"), de un método para la estimación de la dirección de arribo (DOA) en tiempo real de una señal de banda angosta que incide sobre una agrupación de sensores. El algoritmo utilizado se basa en máxima verosimilitud (ML), más precisamente, en un método llamado "Recursive Expectation Maximization" (REM). Este trabajo fue motivado por la necesidad del grupo de investigación I+D "Tratamiento de la Información" del Departamento de Electrónica del Instituto Universitario Aeronáutico de contar con un mètodo para la estimulación de DOA basado en ML. Los principales objetivos fueron analizar las cualidades del método mediante simulaciones y comprobarlas experimentalmente. Para ello se organizó el trabajo de la siguiente manera: una primera etapa de análisis teórico donde se analiza la teoría necesaria sobre agrupación de antenas y el algoritmo que se utilizó; una segunda etapa que consistió en analizar mediante simulaciones por computadora dicho algoritmo que se utilizó; una segunda etapa que consistió en analizar mediante simulaciones por computadora dicho algoritmo; una tercer y última etapa en la que se probó el sistema experimentalmente utilizando señales de audio. El resultado final fue positivo logrando los objetivos propuestos y obteniendo un algoritmo, probado experimentalmente, capaz de realizar la tarea y que cuenta con características destacables. Este trabajo marca un antecedente en el uso de herramientas tales como: software de programación y simulación (Xilinx® System Generator), y hardware digital (Plataforma digital XUP Virtex-II Pro, conversor A/D PmodAD1). |
URI: | https://rdu.iua.edu.ar/handle/123456789/1554 |
Appears in Colecciones: | Ingeniería Electrónica |
Archivos en este ítem:
Archivo | Descripción | Tamaño | Formato | |
---|---|---|---|---|
RESUMEN.pdf | 171,15 kB | Adobe PDF | Ver/Abrir |
Este ítem está bajo una licencia Licencia Creative Commons